OPENRISC在FPGA上的设计与实现

[复制链接]
查看: 102|回复: 0

2万

主题

3万

帖子

7万

积分

管理员

Rank: 9Rank: 9Rank: 9

积分
72280
发表于 2024-2-15 15:56:25 | 显示全部楼层 |阅读模式
目:


雅宝题库答案
****此区域为收费内容****    需支付 1 知识币后可查看,1币=0.01元查看答案


雅宝题库解析:
研究主要涉及的技术为:基于FPGA的嵌入式IP(Intellectual Property)软核的应用——其中具有CPU功能的IP核是最典型的。这种SOPC系统是指在FPGA中植入软核处理器。用户可以根据设计的要求,利用相应的EDA工具,对软核及其外围设备进行构建,使该嵌入式系统在硬件结构、功能特点、资源占用等方面全面满足用户系统设计的要求。OpenRisc开源CPU系统是目前世界上最著名的开源CPU系统,是许多公司,实验室以及研究人员学习和开发的工具,及企业降低成本的理性选择。OpenRisc开源CPU的IP核的源代码在开源组织OpenCores的网站上可以获取最新代码,包括一些成熟的CPU外设的IP核,如UART IP核与JTAG IP核。课题是在以上开源代码的基础上,实现了用于OpenRisc CPU IP核与外设IP核相连接的Wishbone总线控制器和OpenRisc CPU系统的SDRAM控制器。研究目的是在Spartan3 1500 FPGA芯片上搭建一个基于OR1200开源CPU芯片的SOPC片上系统,能够为实时嵌入式操作系统的移植做好硬件准备。





上一篇:基于RFID-SIM卡规范的企业一卡通终端接口的设计与实现
下一篇:当前我国大学生就业政策及政府职能研究
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

精彩课程推荐
|网站地图|网站地图