无线通信(EDGE)信道编码硬件设计与验证

[复制链接]
查看: 355|回复: 0

2万

主题

3万

帖子

7万

积分

管理员

Rank: 9Rank: 9Rank: 9

积分
72280
发表于 2022-8-13 21:51:58 | 显示全部楼层 |阅读模式
目:


雅宝题库答案
****此区域为收费内容****    需支付 1 知识币后可查看,1币=0.01元查看答案


雅宝题库解析:
EDGE(Enhanced Data Rate for GSM Evolution)技术作为GSM(Global System of Mobile Communication)/GPRS (General Packet Radio Service)的增强,EDGE已经在世界范围内得到了广泛的应用和认可。在3G时代里,EDGE仍将发挥重要作用,并与3G网络互补发展,长期共存。最主要的是3G的信道卷积编码技术是与EDGE向后兼容的,在上行的业务中传输信道也必须支持1/2和1/3的卷积编码技术。本文主要论述EDGE终端基带芯片最重要技术之一信道编解码技术。信道编解码的目的主要是通过对语音压缩编码后信号的编码使其更适合信道特性,减少误码率。本论文讨论的核心是EDGE的信道编解码卷积码编码和维特比(Viterbi)译码技术,并按照3GPP(The 3rd Generation Partner Project)规范要求完成了每一个功能模块(卷积码编码,加比选处理器,分支度量计数器,错误计数器,回溯等)的硬件设计和仿真验证。特别是加比选处理器的设计,本设计不仅能支持软判决,并且加比选处理单元采用的是并行的结构设计,此结构能一次处理一序列软判决,并计算相应的分支度量和状态度量,这极大地提高了译码器的译码速率。经验证本设计的译码性能和业务吞吐量可以满足3GPP(The 3rd Generation Partner Project)规范要求。其中,详细的设计是采用Verilog HDL和VHDL完成了所有功能模块的RTL级代码,用Modelsim对设计进行综合和仿真,最后在Modesim  Linux的环境下,采用System Verilog语言基于高级验证方法学(AVM)设计了对EDGE的信道编码硬件设计的仿真验证,经验证结果显示本设计是符合设计要求的。





上一篇:某医院门诊诊疗系统的设计与实施
下一篇:全自动外周血涂片染色仪研制
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

精彩课程推荐
|网站地图|网站地图